首页> 中文期刊> 《液晶与显示》 >基于FPGA的大面阵CCD高帧频驱动电路设计

基于FPGA的大面阵CCD高帧频驱动电路设计

         

摘要

介绍了Dalsa公司的33M像素大面阵CCD的内部结构,着重分析了该款CCD的驱动时序.针对大面阵CCD图像传感器帧频较低的缺点,设计了基于现场可编程逻辑门阵列的驱动电路.改进了CCD芯片的偏置电压电路,提出了4 路同时输出以提高帧频的电路设计方法,最高帧频可达2.7帧/s ,相比单端输出时的0.7帧/s提高了约4倍.选用FPGA作为核心器件,使用VHDL语言设计驱动时序,在ISE和Modelsim环境下对所设计的驱动时序发生器进行仿真实验.实验结果表明,所设计的驱动电路能够满足大面阵CCD高帧频应用.

著录项

  • 来源
    《液晶与显示》 |2009年第5期|735-739|共5页
  • 作者单位

    中国科学院,长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院,研究生院,北京,100039;

    中国科学院,长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院,研究生院,北京,100039;

    中国科学院,长春光学精密机械与物理研究所,吉林,长春,130033;

    中国科学院,长春光学精密机械与物理研究所,吉林,长春,130033;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 电荷耦合器件;
  • 关键词

    面阵CCD; 驱动电路; 高帧频; FPGA; 仿真;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号